🗊 Триггеры и сумматоры Устройства АЛУ

Категория: Физика
Нажмите для полного просмотра!
  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №1  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №2  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №3  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №4  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №5  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №6  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №7  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №8  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №9  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №10  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №11  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №12  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №13  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №14  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №15  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №16  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №17  
  Триггеры и сумматоры  Устройства АЛУ  , слайд №18

Вы можете ознакомиться и скачать Триггеры и сумматоры Устройства АЛУ . Презентация содержит 18 слайдов. Презентации для любого класса можно скачать бесплатно. Если материал и наш сайт презентаций Вам понравились – поделитесь им с друзьями с помощью социальных кнопок и добавьте в закладки в своем браузере.

Слайды и текст этой презентации


Слайд 1





Триггеры и сумматоры
Устройства АЛУ
Описание слайда:
Триггеры и сумматоры Устройства АЛУ

Слайд 2





Основные устройства АЛУ
АЛУ – арифметическо-логическое устройство, входит в состав процессора
Выполняет арифметические  и логические операции
Состоит из устройств, построенных на логических элементах:
Триггеры
Полусумматоры
Сумматоры
Шифраторы
Дешифраторы
Счетчики
Регистры
Описание слайда:
Основные устройства АЛУ АЛУ – арифметическо-логическое устройство, входит в состав процессора Выполняет арифметические и логические операции Состоит из устройств, построенных на логических элементах: Триггеры Полусумматоры Сумматоры Шифраторы Дешифраторы Счетчики Регистры

Слайд 3





Триггер
Триггер - это устройство последова-тельного типа с двумя устойчивыми состояниями равновесия, предназна-ченное для записи и хранения информации. Под действием входных сигналов триггер может переключаться из одного устойчивого состояния в другое. При этом напряжение на его выходе скачкообразно изменяется.
В переводе – защелка, спусковой крючок
Описание слайда:
Триггер Триггер - это устройство последова-тельного типа с двумя устойчивыми состояниями равновесия, предназна-ченное для записи и хранения информации. Под действием входных сигналов триггер может переключаться из одного устойчивого состояния в другое. При этом напряжение на его выходе скачкообразно изменяется. В переводе – защелка, спусковой крючок

Слайд 4





Триггер
RS-триггер или SR-триггер — триггер, который сохраня-ет своё предыдущее состоя-ние при нулевых входах, и меняет своё выходное состояние при подаче на один из его входов единицы. При подаче единицы на вход S (от английского англ. Set - установить) выходное состо-яние становится равным единице. А при подаче единицы на вход R (от английского англ. Reset - сбросить) выходное состоя-ние становится равным нулю.
Описание слайда:
Триггер RS-триггер или SR-триггер — триггер, который сохраня-ет своё предыдущее состоя-ние при нулевых входах, и меняет своё выходное состояние при подаче на один из его входов единицы. При подаче единицы на вход S (от английского англ. Set - установить) выходное состо-яние становится равным единице. А при подаче единицы на вход R (от английского англ. Reset - сбросить) выходное состоя-ние становится равным нулю.

Слайд 5





Триггер
Один триггер хранит бит информации. 
Для хранения 1 байта необходимо ? триггеров
Описание слайда:
Триггер Один триггер хранит бит информации. Для хранения 1 байта необходимо ? триггеров

Слайд 6





Регистр
Несколько триггеров можно объединить в регистр – устройство для хранения чисел с двоичным представлением цифр разрядов, которыми можно представить и адрес, и команду, и данные. 
Регистры содержатся в различных вычислительных узлах компьютера – процессоре, периферийных устройствах и т. д.
Основными видами регистров являются параллельные и последовательные (сдвигающие).
Описание слайда:
Регистр Несколько триггеров можно объединить в регистр – устройство для хранения чисел с двоичным представлением цифр разрядов, которыми можно представить и адрес, и команду, и данные. Регистры содержатся в различных вычислительных узлах компьютера – процессоре, периферийных устройствах и т. д. Основными видами регистров являются параллельные и последовательные (сдвигающие).

Слайд 7





Регистр параллельный
Параллельный регистр служит для запоминания многоразрядного двоичного (или недвоичного) слова. Количество триггеров, входящее в состав параллельного регистра определяет его разрядность.  
Какова разрядность представленного на рисунке регистра?
Описание слайда:
Регистр параллельный Параллельный регистр служит для запоминания многоразрядного двоичного (или недвоичного) слова. Количество триггеров, входящее в состав параллельного регистра определяет его разрядность. Какова разрядность представленного на рисунке регистра?

Слайд 8





Регистр последовательный
Здесь выход одного триггера подключен к входу последующего. 
Основное применение последовательного регистра - преобразование последовательного кода в параллельный. 
Например, при передаче кода символа с клавиатуры
Описание слайда:
Регистр последовательный Здесь выход одного триггера подключен к входу последующего. Основное применение последовательного регистра - преобразование последовательного кода в параллельный. Например, при передаче кода символа с клавиатуры

Слайд 9





Типы регистров
Сумматор – регистр АЛУ, способный производить сложение, участвует в выполнении каждой арифметической операции
Сдвиговый регистр – предназначен для выполнения операции сдвига
Счетчики – схемы, способные считать поступающие на вход импульсы
Счетчик команд – регистр устройства управления процессора (УУ), содержимое которого соответствует адресу очередной выполняемой команды; служит для автоматической выборки программы из последовательных ячеек памяти
Регистр команд – регистр УУ для хранения кода команды на период времени, необходимой для ее выполнения. Часть его используется для хранения кода операции, остальные – для хранения кодов адресов операндов
Описание слайда:
Типы регистров Сумматор – регистр АЛУ, способный производить сложение, участвует в выполнении каждой арифметической операции Сдвиговый регистр – предназначен для выполнения операции сдвига Счетчики – схемы, способные считать поступающие на вход импульсы Счетчик команд – регистр устройства управления процессора (УУ), содержимое которого соответствует адресу очередной выполняемой команды; служит для автоматической выборки программы из последовательных ячеек памяти Регистр команд – регистр УУ для хранения кода команды на период времени, необходимой для ее выполнения. Часть его используется для хранения кода операции, остальные – для хранения кодов адресов операндов

Слайд 10





Сумматор
Сумматор является центральным узлом арифметическо-логического устройства компьютера
Сумматор выполняет сложение много-значных двоичных чисел
Он представляет собой последовательное соединение одноразрядных двоичных сум-маторов, каждый из которых осуществляет сложение в одном разряде.
Если при этом возникает переполнение разряда, то перенос суммируется с содержимым старшего соседнего разряда
Описание слайда:
Сумматор Сумматор является центральным узлом арифметическо-логического устройства компьютера Сумматор выполняет сложение много-значных двоичных чисел Он представляет собой последовательное соединение одноразрядных двоичных сум-маторов, каждый из которых осуществляет сложение в одном разряде. Если при этом возникает переполнение разряда, то перенос суммируется с содержимым старшего соседнего разряда

Слайд 11





Сумматор
По числу входов и выходов одноразрядных двоичных сумматоров различают:
полусумматоры, характеризующиеся наличием двух входов, на которые подаются одноимённые разряды двух чисел, и двух выходов: на одном реализуется арифметическая сумма в данном разряде, а на другом - перенос в следующий (более старший разряд); 
полные одноразрядные двоичные сумматоры, характеризующиеся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма в данном разряде, а на другом - перенос в следующий (более старший разряд).
Описание слайда:
Сумматор По числу входов и выходов одноразрядных двоичных сумматоров различают: полусумматоры, характеризующиеся наличием двух входов, на которые подаются одноимённые разряды двух чисел, и двух выходов: на одном реализуется арифметическая сумма в данном разряде, а на другом - перенос в следующий (более старший разряд); полные одноразрядные двоичные сумматоры, характеризующиеся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма в данном разряде, а на другом - перенос в следующий (более старший разряд).

Слайд 12





Полусумматор
Полусумматор — логическая схема имеющая два входа и два выхода.
Описание слайда:
Полусумматор Полусумматор — логическая схема имеющая два входа и два выхода.

Слайд 13





Полусумматор
Описание слайда:
Полусумматор

Слайд 14





Полусумматор
Полусумматор используется для построения двоичных сумматоров. 
Полусумматор можно обозначить след. образом
Описание слайда:
Полусумматор Полусумматор используется для построения двоичных сумматоров. Полусумматор можно обозначить след. образом

Слайд 15





Одноразрядные двоичные сумматоры
характеризующиеся нали-чием трёх входов, на которые подаются одноимённые раз-ряды двух складываемых чисел и перенос из пре-дыдущего (более младшего) разряда, и двумя выходами: на одном реализуется ариф-метическая сумма в данном разряде, а на другом – пере-нос в следующий (более старший разряд).
Описание слайда:
Одноразрядные двоичные сумматоры характеризующиеся нали-чием трёх входов, на которые подаются одноимённые раз-ряды двух складываемых чисел и перенос из пре-дыдущего (более младшего) разряда, и двумя выходами: на одном реализуется ариф-метическая сумма в данном разряде, а на другом – пере-нос в следующий (более старший разряд).

Слайд 16





Одноразрядные двоичные сумматоры
Описание слайда:
Одноразрядные двоичные сумматоры

Слайд 17





Одноразрядные двоичные сум-маторы
Описание слайда:
Одноразрядные двоичные сум-маторы

Слайд 18





Общая
схема 
сумматора
Описание слайда:
Общая схема сумматора



Похожие презентации
Mypresentation.ru
Загрузить презентацию